您好,欢迎访问

商机详情 -

湖南PCI-E测试销售

来源: 发布时间:2024年05月30日

PCIe5.0物理层技术PCI-SIG组织于2019年发布了针对PCIe5.0芯片设计的Base规范,针对板卡设计的CEM规范也在2021年制定完成,同时支持PCIe5.0的服务器产品也在2021年开始上市发布。对于PCIe5.0测试来说,其链路的拓扑模型与PCIe4.0类似,但数据速率从PCIe4.0的16Gbps提升到了32Gbps,因此链路上封装、PCB、连接器的损耗更大,整个链路的损耗达到 - 36dB@16GHz,其中系统板损耗为 - 27dB,插卡的损耗为 - 9dB。.20是PCIe5 . 0的 链路损耗预算的模型。PCI-E 3.0及信号完整性测试方法;湖南PCI-E测试销售

湖南PCI-E测试销售,PCI-E测试

按照测试规范的要求,在发送信号质量的测试中,只要有1个Preset值下能够通过信 号质量测试就算过关;但是在Preset的测试中,则需要依次遍历所有的Preset,并依次保存 波形进行分析。对于PCIe3.0和PCIe4.0的速率来说,由于采用128b/130b编码,其一致性测试码型比之前8b/10b编码下的一致性测试码型要复杂,总共包含36个128b/130b的   编码字。通过特殊的设计, 一致性测试码型中包含了长“1”码型、长“0”码型以及重复的“01” 码型,通过对这些码型的计算和处理,测试软件可以方便地进行预加重、眼图、抖动、通道损   耗的计算。 11是典型PCle3.0和PCIe4.0速率下的一致性测试码型。广东数字信号PCI-E测试使用PCI-E协议分析仪能不能直接告诉我总线上的协议错误?

湖南PCI-E测试销售,PCI-E测试

是用矢量网络分析仪进行链路标定的典型连接,具体的标定步骤非常多,在PCIe4.0 Phy Test Specification文档里有详细描述,这里不做展开。

在硬件连接完成、测试码型切换正确后,就可以对信号进行捕获和信号质量分析。正式 的信号质量分析之前还需要注意的是:为了把传输通道对信号的恶化以及均衡器对信号的 改善效果都考虑进去,PCIe3.0及之后标准的测试中对其发送端眼图、抖动等测试的参考点 从发送端转移到了接收端。也就是说,测试中需要把传输通道对信号的恶化的影响以及均 衡器对信号的改善影响都考虑进去。

如前所述,在PCle4.0的主板和插卡测试中,PCB、接插件等传输通道的影响是通过测 试夹具进行模拟并且需要慎重选择ISI板上的测试通道,而对端接收芯片封装对信号的影 响是通过软件的S参数嵌入进行模拟的。测试过程中需要用示波器软件或者PCI-SIG提 供的测试软件把这个S参数文件的影响加到被测波形上。

PCIe4.0信号质量分析可以采用两种方法: 一种是使用PCI-SIG提供的Sigtest软件 做手动分析,另一种是使用示波器厂商提供的软件进行自动测试。 PCI-E测试和协议调试;

湖南PCI-E测试销售,PCI-E测试

PCIe4.0的测试项目PCIe相关设备的测试项目主要参考PCI-SIG发布的ComplianceTestGuide(一致性测试指南)。在PCIe3.0的测试指南中,规定需要进行的测试项目及其目的如下(参考资料:PCIe3.0ComplianceTestGuide):·ElectricalTesting(电气特性测试):用于检查主板以及插卡发射机和接收机的电气性能。·ConfigurationTesting(配置测试):用于检查PCIe设备的配置空间。·LinkProtocolTesting(链路协议测试):用于检查设备的链路层协议行为。如果被测件是标准的PCI-E插槽接口,如何进行PCI-E的协议分析?湖南PCI-E测试销售

PCIE 系统架构及物理层一致性测试;湖南PCI-E测试销售

并根据不同位置处的误码率绘制出类似眼图的分布图,这个分布图与很多误码仪中眼图扫描功能的实现原理类似。虽然和示波器实 际测试到的眼图从实现原理和精度上都有一定差异,但由于内置在接收芯片内部,在实际环 境下使用和调试都比较方便。PCIe4.0规范中对于Lane Margin扫描的水平步长分辨率、 垂直步长分辨率、样点和误码数统计等都做了一些规定和要求。Synopsys公司展 示的16Gbps信号Lane Margin扫描的示例。克劳德高速数字信号测试实验室湖南PCI-E测试销售