并根据不同位置处的误码率绘制出类似眼图的分布图,这个分布图与很多误码仪中眼图扫描功能的实现原理类似。虽然和示波器实 际测试到的眼图从实现原理和精度上都有一定差异,但由于内置在接收芯片内部,在实际环 境下使用和调试都比较方便。PCIe4.0规范中对于Lane Margin扫描的水平步长分辨率、 垂直步长分辨率、样点和误码数统计等都做了一些规定和要求。Synopsys公司展 示的16Gbps信号Lane Margin扫描的示例。克劳德高速数字信号测试实验室高速串行技术(二)之(PCIe中的基本概念);福建PCI-E测试维修电话
测试类型8Gbps速率16Gbps速率插卡RX测试眼宽:41.25ps+0/—2ps眼宽:18.75ps+0.5/-0.5ps眼高:46mV+0/-5mV眼高:15mV+1.5/-1.5mV主板RX测试眼宽:45ps+0/-2ps眼宽:18.75ps+0.5/-0.5ps眼高:50mV+0/-5mV眼高:15mV+1.5/-1.5mV 校准时,信号的参数分析和调整需要反复进行,人工操作非常耗时耗力。为了解决这个 问题,接收端容限测试时也会使用自动测试软件,这个软件可以提供设置和连接向导、控制 误码仪和示波器完成自动校准、发出训练码型把被测件设置成环回状态,并自动进行环回数 据的误码率统计。图4 . 18是典型自动校准和接收容限测试软件的界面,以及相应的测试福建PCI-E测试维修电话为什么PCI-E3.0的夹具和PCI-E2.0的不一样?
当链路速率不断提升时,给接收端留的信号裕量会越来越小。比如PCIe4.0的规范中 定义,信号经过物理链路传输到达接收端,并经均衡器调整以后的小眼高允许15mV, 小眼宽允许18.75ps,而PCIe5.0规范中允许的接收端小眼宽更是不到10ps。在这么小 的链路裕量下,必须仔细调整预加重和均衡器的设置才能得到比较好的误码率结果。但是,预 加重和均衡器的组合也越来越多。比如PCIe4.0中发送端有11种Preset(预加重的预设模 式),而接收端的均衡器允许CTLE在-6~ - 12dB范围内以1dB的分辨率调整,并且允许 2阶DFE分别在±30mV和±20mV范围内调整。综合考虑以上因素,实际情况下的预加 重和均衡器参数的组合可以达几千种。
PCIe4.0的物理层技术PCIe标准自从推出以来,1代和2代标准已经在PC和Server上使用10多年时间,正在逐渐退出市场。出于支持更高总线数据吞吐率的目的,PCI-SIG组织分别在2010年和2017年制定了PCIe3.0和PCIe4.0规范,数据速率分别达到8Gbps和16Gbps。目前,PCIe3.0和PCle4.0已经在Server及PC上使用,PCIe5.0也在商用过程中。每一代PCIe规范更新的目的,都是要尽可能在原有PCB板材和接插件的基础上提供比前代高一倍的有效数据传输速率,同时保持和原有速率的兼容。别看这是一个简单的目的,但实现起来并不容易。PCI-E测试信号质量测试;
PCle5.0接收端CILE均衡器的频率响应PCIe5.0的主板和插卡的测试方法与PCIe4.0也是类似,都需要通过CLB或者CBB的测试夹具把被测信号引出接入示波器进行发送信号质量测试,并通过误码仪的配合进行LinkEQ和接收端容限的测试。但是具体细节和要求上又有所区别,下面将从发送端和接收端测试方面分别进行描述。
PCIe5.0发送端信号质量及LinkEQ测试PCIe5.0的数据速率高达32Gbps,因此信号边沿更陡。对于PCIe5.0芯片的信号测试,协会建议的测试用的示波器带宽要高达50GHz。对于主板和插卡来说,由于测试点是在连接器的金手指处,信号经过PCB传输后边沿会变缓一些,所以信号质量测试规定的示波器带宽为33GHz。但是,在接收端容限测试中,由于需要用示波器对误码仪直接输出的比较快边沿的信号做幅度和预加重校准,所以校准用的示波器带宽还是会用到50GHz。 PCI-e 3.0简介及信号和协议测试方法;福建PCI-E测试维修电话
PCI-E 3.0及信号完整性测试方法;福建PCI-E测试维修电话
是用矢量网络分析仪进行链路标定的典型连接,具体的标定步骤非常多,在PCIe4.0 Phy Test Specification文档里有详细描述,这里不做展开。
在硬件连接完成、测试码型切换正确后,就可以对信号进行捕获和信号质量分析。正式 的信号质量分析之前还需要注意的是:为了把传输通道对信号的恶化以及均衡器对信号的 改善效果都考虑进去,PCIe3.0及之后标准的测试中对其发送端眼图、抖动等测试的参考点 从发送端转移到了接收端。也就是说,测试中需要把传输通道对信号的恶化的影响以及均 衡器对信号的改善影响都考虑进去。 福建PCI-E测试维修电话