大部分的DRAM都是在一个同步时钟的控制下进行数据读写,即SDRAM(Synchronous Dynamic Random -Access Memory) 。SDRAM根据时钟采样方式的不同,又分为SDR SDRAM(Single Data Rate SDRAM)和DDR SDRAM(Double Data Rate SDRAM) 。SDR SDRAM只在时钟的上升或者下降沿进行数据采样,而DDR SDRAM在时钟的上升和下降 沿都会进行数据采样。采用DDR方式的好处是时钟和数据信号的跳变速率是一样的,因 此晶体管的工作速度以及PCB的损耗对于时钟和数据信号是一样的。完整的 DDR4调试、分析和一致性测试.浙江机械DDR一致性测试
软件运行后,示波器会自动设置时基、垂直增益、触发等参数并进行测量,测量结果会 汇总成一个html格式的测试报告,报告中列出了测试的项目、是否通过、spec的要求、实测 值、margin等。
使用自动测试软件的优点如下所述:
•自动化的设置向导避免连接和设置错误;
•快速的测量和优化的算法减少测试时间;
•可以测试JEDEC规定的速率也可以测试用户自定义的数据速率;
•独有的自动读写分离技术简化了测试操作;
•能够多次测量并给出一个统计的结果;
•能够根据信号斜率自动计算建立/保持时间的修正值。 黑龙江DDR一致性测试多端口矩阵测试什么是DDR DDR2 DDR3 DDR4 DDR5;
RDIMM(RegisteredDIMM,寄存器式双列直插内存)有额外的RCD(寄存器时钟驱动器,用来缓存来自内存控制器的地址/命令/控制信号等)用于改善信号质量,但额外寄存器的引入使得其延时和功耗较大。LRDIMM(LoadReducedDIMM,减载式双列直插内存)有额外的MB(内存缓冲,缓冲来自内存控制器的地址/命令/控制等),在技术实现上并未使用复杂寄存器,只是通过简单缓冲降低内存总线负载。RDIMM和LRDIMM通常应用在高性能、大容量的计算系统中。
综上可见,DDR内存的发展趋势是速率更高、封装更密、工作电压更低、信号调理技术 更复杂,这些都对设计和测试提出了更高的要求。为了从仿真、测试到功能测试阶段保证DDR信号的波形质量和时序裕量,需要更复杂、更的仿真、测试和分析工具。
除了DDR以外,近些年随着智能移动终端的发展,由DDR技术演变过来的LPDDR (Low-Power DDR,低功耗DDR)也发展很快。LPDDR主要针对功耗敏感的应用场景,相 对于同一代技术的DDR来说会采用更低的工作电压,而更低的工作电压可以直接减少器 件的功耗。比如LPDDR4的工作电压为1. 1V,比标准的DDR4的1.2V工作电压要低一 些,有些厂商还提出了更低功耗的内存技术,比如三星公司推出的LPDDR4x技术,更是把 外部I/O的电压降到了0.6V。但是要注意的是,更低的工作电压对于电源纹波和串扰噪 声会更敏感,其电路设计的挑战性更大。除了降低工作电压以外,LPDDR还会采用一些额 外的技术来节省功耗,比如根据外界温度自动调整刷新频率(DRAM在低温下需要较少刷 新)、部分阵列可以自刷新,以及一些对低功耗的支持。同时,LPDDR的芯片一般体积更 小,因此占用的PCB空间更小。DDR 设计可分为四个方面:仿真、互连设计、有源信号验证和功能测试。
通常测量眼图很有效的一种方法就是使用示波器的眼图测量功能,即用时钟做触发对数 据信号进行累积,看累积结果的差情况是否在可以容许的范围内。但遗憾的是,想用这种 方法直接测量DDR的信号质量非常困难,因为DDR信号读写时序是不一样的。
可以看到,写数据(DQ)的跳变位置对应着锁存信号(DQS)的中心,而 读数据的跳变位置却对应着锁存信号的边沿,而且在总线上还有三态,因此如果直接用DQS 触发对DQ累积进行眼图测量的话,会得到的结果。 DDR原理及物理层一致性测试;黑龙江DDR一致性测试多端口矩阵测试
DDR、DDR2、DDR3 和 DDR4 设计与测试解决方案;浙江机械DDR一致性测试
对于嵌入式应用的DDR的协议测试, 一般是DDR颗粒直接焊接在PCB板上,测试可 以选择针对逻辑分析仪设计的BGA探头。也可以设计时事先在板上留测试点,把被测信 号引到一些按一定规则排列的焊盘上,再通过相应探头的排针顶在焊盘上进行测试。
协议测试也可以和信号质量测试、电源测试结合起来,以定位由于信号质量或电源问题 造成的数据错误。图5.23是一个LPDDR4的调试环境,测试中用逻辑分析仪观察总线上 的数据,同时用示波器检测电源上的纹波和瞬态变化,通过把总线解码的数据和电源瞬态变 化波形做时间上的相关和同步触发,可以定位由于电源变化造成的总线读/写错误问题。 浙江机械DDR一致性测试