高速数字信号传输电路的设计与仿真
高速数字系统设计成功的关键在于保持信号的完整,而影响信号完整性(即信号质量)的因素主要有传输线的长度、电阻匹配及电磁干扰、串扰等。设计过程中要保持信号的完整性必须借助一些仿真工具,仿真结果对PCB布线产生指导性意见,布线完成后再提取网络,对信号进行布线后仿真,仿真没有问题后才能送出加工。目前这样的仿真工具主要有cadence、ICX、Hyperlynx等。Hyperlynx是个简单好用的工具,软件中包含两个工具LineSim和BoardSim。LineSim用在布线设计前约束布线和各层的参数、设置时钟的布线拓扑结构、选择元器件的速率、诊断信号完整性,并尽量避免电磁辐射及串扰等问题。BoardSim用于布线以后快速地分析设计中的信号完整性、电磁兼容性和串扰问题,生成串扰强度报告,区分并解决串扰问题。作者使用LineSim工具,对信号的阻抗匹配、传输线的长度、串扰进行了仿真分析,并给出了指导性结论。 高速信号传输电路散热设计;测量高速信号传输调试
克劳德高速数字信号测试实验室
原因在于:对应某个数字信号,如果其传输线设计不当而在某些位置出现阻抗突变,则信号在此处会发生反射,反射的信号向着与信号传输方向相反的方向传输,若再遇到阻抗突变,会再次发生反射,信号与反射信号叠加在信号采集处,会影响采集器对信号的判断。由天线原理可知,如果反射点恰好处于信号某个有效谐波波长的1/4处,则在该段传输线上任意位置入射信号和反射信号的相位相同,电流方向相反,信号幅值叠加,该段传输线构成射频发射天线。因此,一般情况下,如果其传输线长度大于该数字信号有效比较高谐波(一般为基频的3~5倍)波长的1/4时,该数字信号相对该传输线就是高速信号。 测量高速信号传输调试高速信号传输技术的内涵 高速信号和处理需要考虑三部分设计;
第五,在电子产品调试过程中,如果出现高速信号传输失败的问题,如DVI信号传输时数据接收不稳定,如何对出现的问题给出解决思路,对哪些信号进行测试,如何对测试的结果进行分析,并给出解决方案并终消除问题,即被称为高速信号传输问题分析的工程化技术。高速信号传输工程化技术就是对高速信号传输给出具有适度性能、适度成本、适度可靠性和适度制造性等综合良好性能的技术解决方案。所谓适度就是指性能指标满足用户要求,并达到相关国际标准、国家标准和行业标准。
克劳德高速数字信号测试实验室
③高速信号传输设计技术是数字电路设计工程师必须掌握的另一项基本技能。该设计技术主要解决高速信号传输问题,即在电路设计开发时采取一定的措施,使所有的电信号在发送、传输和接收过程中具有合乎其各自要求的波形失真度,使得信号接收器能够正确接收信号发送器产生的信号逻辑,也就是大家所说的高速信号传输正确性设计技术。
注意:
只研究高速信号传输相关内容,不涉及信号时序设计和高速电路散热设计。高速信号传输正确性需要满足以下三个方面的要求:
●信号发送器和信号接收器二者都正常工作;
●信号传输过程中信号无失真或有可以允许的失真;
●信号在传输过程中无干扰或有可以容许的干扰。 数字信号的传输速率和其传输通道的长度是高速信号传输的两个不可分割的组成部分;
2.1.2数字信号的时域特性高速信号传输的主要研究内容是高速数字信号传输,因此,我们先以时钟信号为例,讨论数字信号在时域和频域中的特征。在时域中,时钟信号有两个重要的参数,即时钟周期和上升时间。图2.1说明了数字时钟信号的这两个特性。时钟信号波形
时钟周期就是时钟信号重复一次的时间间隔,在高速信号系统中,时钟信号的周期(Tclock)单位一般为纳秒(ns),频率为在1秒钟内时钟循环的次数,单位一般为赫兹(Hz),时钟频率与时钟周期是互为倒数的关系: 高速信号传输电磁兼容定义;陕西眼图测试高速信号传输
高速信号传输不正确是电子产品研制过程中经常遇到的问题;测量高速信号传输调试
传输线反射系数反射系数包含源-反射系数(SRC)和负载反射系数(LRC),源反射系数是源内阻和特征阻抗关系;负载反射系数是负载阻抗和传输线的关系。信号在传输的过程中如果遇到阻抗突变,就会产生反射,反射电压的大小和入射电压以及传输线的阻抗有关,如下图所示,假设传输线个区域的瞬时阻抗为Z1,第二个区域的瞬时阻抗为Z2。
则反射电压和入射电压的比值为:Vreflected/Vincident=(Z2-Z1)/(Z2+Z1)范围为:-1到1。传输线不连续导致的多次反射:以末端开路做说明:下图是一个振铃现象产生的示例,信号源的内阻为10Ω,往外发送一个上升时间为1ns、幅值为1V的阶跃信号,经过一段15cm的50Ω传输线,在传输线末端开路测量。很容易得到,在传输线两侧的反射系数分别为-0.667和1,传输线末端的信号幅值。 测量高速信号传输调试