HDMI2.1物理层测试
测试中应通过测试夹具引出被测的高速TMDS或FRL信号,使用4只探头同时连接 被测信号进行测试,并通过SCDC/EDID的控制器来控制被测的源设备输出不同状态和速 率的被测信号。图6.5是一个典型的HDMI信号质量测试连接图。需要注意的是,在 HDMI1.4的测试中,除了一些单端特性的测试(如VL、线对内时延差等),一些差分特性如 差分眼图、抖动的测试可以用差分探头连接一对差分线进行测试(需要同时在探头上提供 3.3V的电压偏置)。但是,在HDMI2.1的测试中,测试规范要求用软件加入通道特性的影 响后才能进行眼图分析,所以每对差分线的正负端要分别接入一个示波器通道进行测试,这 样后面才能对正负端加入不同的时延。 克劳德实验室提供完整信号质量测试系统;USB测试HDMI测试眼图测试

hdmi接口需要传输不同类型的音视频数据,则hdmi接口能够实现不同的信号传输功能,每一种类型的信号在hdmi接口中会存在传输的差异,因此传统技术通常需要夹具对hdmi接口进行一致性测试,以保障所述hdmi接口中不同类型信号的兼容传输,提高所述hdmi接口中信号传输的安全性;然而传统的测试夹具测试功能不全,可检测一种或几种信号,并且测试自动化程度低,检测人员工作强度大。通过上述分析,现有技术存在的问题及缺陷为:(1)传统的测试夹具测试功能不全,可检测一种或几种信号;(2)传统的测试夹具测试自动化程度低,检测人员工作强度大。USB测试HDMI测试眼图测试HDMI2.0的标准会有什么变化?

FRL模式,只有3 lanes 和4 lanes 工作模式, 3 lanes 工作模式下, 支持3 Gbps和6Gbps 两种速率;未使用的Lane3, source 和sink 都需要使用差分50Ω~150Ω端接;4 l、
HDMI2.1Source和Sink的LinkTrainingProcedureSource首先要读取Sink的EDID(EDID是I2C地址为0xA0/0xA1,长度为256字节的存储空间,包含Sink所支持的分辨率和比较高速率等信息),输出sink所支持的分辨率/速率。Source不能输出SinkEDID未支持的分辨率/速率。支持HDMI2.1的Sink,一定要在EDID的HF-VSDB对应字节把SCDC_Present设置为1,Max_FRL_Rate设置范围是1到6,数字0不支持FRL模式,其他值为保留值。在SCDC中把Sinkversion设置为1。anes 工作模式下, 支持6/8/10/12 Gbps 四种速率。
非正常工作状态下HDMI端口输出测试:1.高低温状态:2.高低压状态:3.长时间工作状态:判断标准:具体的温度,电压和工作时间的参数参考普通碟机;在这些状态下,需要HDMI接口的音视频功能正常工作;HDMI输出端口功能测试:1.HDMI端口支持1080P,720P的高清格式视频输出;2.HDMI端口支持各种压缩和非压缩的数字音频输出;3.自动侦测接受设备的屏幕比例;判断标准:在同样的片源下,HDMI高清输出图像效果应该比CVBS和普通色差“更清晰,无闪烁,细节的表现力上更强,色彩更逼真”(可以用高清晰的JPEG图片或DVD效果演示碟来演示);如果接受的电视设备可以解码由HDMI输出的数字音频信号,接受端应该有声音输出;HDMI输出端可以自动调整输出的宽高比来适应接受设备。HDMI接收容限测试方法?

由于FRL模式比较高支持12Gbps速率,要求示波器带宽不低于23G。有两种配置方式适用不同客户需求;另外需要HDMI2.1的治具,EDID/SCDCcontroller也需要支持HDMI2.1以实现自动化的测试。配置一:使用SMAcable方法两台DPO70000SX示波器,使用UltraSynccable同步,可以把所有通道的skew调整到1ps内,确保所有单端信号采集的同步性。治具到示波器的连接使用SMAcable,支持同时采集4个laneFRL信号,测试过程不需要更改硬件连接,信号路径没有衰减,测试速度快。
配置二:使用Tri-mode探棒P76/77xxP76/77xx探棒搭配SMA转换头可以实现与治具的连接。
利用Tri-mode探棒的特性,示波器自动控制探棒工作在单端模式A-GND和B-GND,分多次完成对4 lane FRL信号的采集。 测试过程也不需要更改硬件连接。连接示意图如下,示波器会对探棒进行自动去嵌,消除探棒对信号的影响。 HDMI的标准会有什么变化?USB测试HDMI测试眼图测试
HDMI3.0标准和以前的设备兼容吗?USB测试HDMI测试眼图测试
FRL模式如何实现带宽的增加FRL模式增加带宽的常用方法有两种,方法一:提升通道数据速率;方法二:速率不变时,增量通道数量。FRL模式这两种方法都有使用。在保持HDMI物理接口不变的情况,每个通道支持的速率增加到了12Gbps;另外,原来的TMDSClockchannel重定义为FRLLane3(时钟嵌入在数据流中);TMDSData0/1/2分别对应FRLlane0/1/2,如下图所示,共计有4个数据通道。这样就实现了比较高48Gbps的带宽。信号的编码方式从TMDS的8b/10b改变为FRL16b/18b格式,编码效率更高。
FRL mode 可以分为两种模式:3 lanes 工作模式下, 支持3 Gbps和6Gbps 两种速率;未使用的Lane3, source 和sink 都需要使用差分50Ω~150Ω端接。4 lanes 工作模式下, 支持6/8/10/12 Gbps 四种速率。 USB测试HDMI测试眼图测试